pcb設(shè)計(jì)過程中,由于平面的分割,可能會(huì)導(dǎo)致信號(hào)參考面不連續(xù),對(duì)于低速信號(hào),可能沒什么關(guān)系,而在高速數(shù)字系統(tǒng)中,高速信號(hào)以參考面作返回路徑,即回流路徑,如果參考平面不連續(xù),信號(hào)跨分割,就會(huì)帶來諸多的問題,如EMI、串?dāng)_、阻抗不連續(xù)等問題。這種情況下,需要對(duì)分割進(jìn)行縫補(bǔ),為信號(hào)提供較短的回流通路。常見的處理方式有添加縫補(bǔ)電容和跨線橋接。
! r( u) e; x# A0 u" N/ _ 縫補(bǔ)電容(Stiching Capacitor)通常在信號(hào)跨分割處擺放一個(gè)0402或者0603封裝的瓷片電容,電容的容值在0.01uF或者是0.1 uF,如果空間允許,可以多添加幾個(gè)這樣的電容,同時(shí)盡量保證信號(hào)線在縫補(bǔ)電容200mil范圍內(nèi),距離越小越好;而電容兩端的網(wǎng)絡(luò)分別對(duì)應(yīng)信號(hào)穿過的參考平面的網(wǎng)絡(luò),見圖一中電容兩端連接的網(wǎng)絡(luò),兩種顏色高亮的兩種不同網(wǎng)絡(luò)
5 ^6 D/ t/ y) ^
5 Z- l0 s% e1 V! A% ~
7 ?& n8 R4 n4 B6 Y9 m2 p6 d/ r" H: `1 f7 C+ V# ~; x+ q4 s7 s
跨線橋接:常見的就是在信號(hào)層對(duì)跨分割的信號(hào)進(jìn)行“包地處理”,也可能包的是其他網(wǎng)絡(luò)的信號(hào)線,這個(gè)個(gè)‘“包地”線盡游客,如果您要查看本帖隱藏內(nèi)容請(qǐng) 回復(fù)
: d/ E! e1 S/ N( j( I
2 \ w7 a2 @) F6 P& j5 q+ S, t2 t. [8 i5 Y5 h* b
8 n4 X* q5 R/ _* _. [: L! q
; T0 t. t( _2 R6 A: r$ D
& Z$ m6 f t# a- D6 J/ b3 R7 K- Y) Y) a' W) j4 S3 D* E7 F
: V: ]1 j& p/ E% H2 ]3 C) c% H$ X! E, Y3 t5 e% Z, A, `) U* m( ]
6 Q7 I' O+ P- d% M* ~" ?' e2 g6 k/ D: ~4 R
|