作者:一博科技 自媒體高速先生團隊成員 黃剛
0 y* F ` f9 ~6 o
" M6 X1 R- o5 F% a7 V4 n- N% T; T2 z" @) n K7 A+ X
眾所周知,原理圖是整個設計流程的前端,關系到后面的pcb設計、加工、焊接、整板功能的調(diào)試是否成功。如果原理圖出錯導致調(diào)試失敗的水平也分段位的話,大家說說看本文的這個案例的出錯水平屬于哪個段位呢?
8 C1 c4 t* s" a5 u3 N( T( B5 j4 X; c* ]- H2 W
這又是一個關于DDR系統(tǒng)的故事。高速先生這幾年深耕在DDR仿真設計這個領域中,基本上經(jīng)過我們仿真設計的各種DDR系統(tǒng)都很少出現(xiàn)功能的問題了。但是與此同時,DDR設計的難度的確是逐年增加的,單通道容量越來越大,密度越來越高,層數(shù)越來越少,速率越來越高,因此高速先生能看到我們有些客戶們的DDR設計稍顯吃力,然后出現(xiàn)問題的幾率也慢慢增加。我們在最近的文章中也給大家分享了一些fail的例子,那么今天再給大家分享一個由于原理圖問題導致的fail案例哈。
+ _+ k' W1 G# C) w3 u
$ a6 X* a2 X. I4 |4 B這又是另外一個略帶點困意的午后,高速先生剛投入到下午的工作,突然就收到了一封醒神的郵件:
" [, R2 ~; f% f" `( m4 b( B( X0 ^" f& v6 n+ d$ G
高速先生看到這封簡單而有力的郵件,的確shock到了我們,兩組基本一樣的設計居然一組能成功運行到額定的速率,另外一組居然連啟動都啟動不了。。〔顒e之大,可能是高速先生前所未見的。一般來說,同一個板的幾個DDR通道,最多會出現(xiàn)降頻能運行的差別,像這樣的差別真的只能用以下的詞語來形容了。; b% F6 ]4 W/ q; F1 [: g
! z: S( J/ U/ ~9 D1 _但是震驚歸震驚,分析還是要去分析的,PCB是我司進行設計和加工的,但是并沒有進行仿真,因此板子的設計到加工整個流程都并沒有經(jīng)過高速先生的檢閱。因此高速先生看到板子的時候,基本上就和你們看到板子是同一個時候了。我們看看其中一路DDR的拓撲,發(fā)現(xiàn)還是一個比較有難度的設計,一個通道10個顆粒,1拖10的拓撲,采用正反貼的結(jié)構(gòu)進行布局。
7 q" U( a) Q: t$ U0 M* i
& w6 |6 S0 V! F- b9 t: Y2 ~從布局到布線來看,我們設計工程師的水平還是可以信賴的,高速先生會經(jīng)常在內(nèi)部去一起討論DDR設計的細節(jié)方法,因此高速先生是相信我們設計團隊能力的,從本案例也可以看到,這個1拖10難度的DDR系統(tǒng)至少有一個通道是成功跑到了額定速率。
) B* q* X8 i h0 i: u( o: q9 T- F; @$ b5 F
高速先生隱隱的感覺到這么大的調(diào)試差別,在PCB設計上應該在某些地方有明顯的區(qū)別,可能是乍眼一看沒發(fā)現(xiàn)吧,因此高速先生一邊在仔細檢閱PCB設計文件,一邊還是去指導客戶去做一些debug的調(diào)試,例如讓客戶換一下驅(qū)動和ODT的配置,改變一下Vref電壓幅度,甚至讓客戶只焊正面,去掉背面5個顆粒這種操作,但是很遺憾的事,客戶嘗試之后并沒有任何的改善和變化。
; f$ ~5 V% d1 O4 _
$ l3 u/ ^: M0 L/ s2 t* t0 r7 O' j正當debug調(diào)試陷入僵局的時候,也不知道是不是看PCB文件看到眼花了,隱約發(fā)現(xiàn)兩個通道在端接VTT電阻的數(shù)量上好像不太一樣??。!
) t, k% c6 t" d) V: B! `
% `. F7 F. U; `0 T5 d, V趕緊猛的揉揉眼睛并而喝口水穩(wěn)定下情緒,然后再認真的看一次。!- T$ L4 L2 x6 g9 M# [
( Z6 M% \' _9 j$ z( L' i R" b
這下看清楚了,還真是數(shù)量不一樣的,上面有問題的通道明顯少了一列VTT電阻,我們趕緊仔細檢查每一根地址控制信號,看看是不是他們在VTT電阻上有差別。
' L# E( a/ x$ D$ E: i. Y9 @1 V2 h0 z. G" ?3 i: F8 M# \' k, P; s
不檢查還好,一檢查不得了!居然有問題的通道有三根信號就沒連接到VTT電阻,也就是說,這三根信號壓根就沒有端接! 6 `1 W; _" Y7 F2 Q7 Y
分析到這里,高速先生大概知道問題出在哪里了,在進行仿真來對比有VTT電阻端接和沒有端接的波形之前,我們還想搞清楚到底為什么PCB設計上會漏掉這幾根信號的端接。因此和我們PCB設計工程師確認后,我們要到了客戶的設計原理圖,找到相應的位置,果然有了驚人的發(fā)現(xiàn)。 t n2 Z# ]8 C4 ]1 T( m# x: w
/ p3 n$ c- ]- ~' A
我們找到了部分網(wǎng)表的對比,驚人的發(fā)現(xiàn)有問題的通道從客戶的原理圖上就已經(jīng)漏了這幾根信號的端接,然后我們這邊工程師按照原理圖完成了設計,加工和焊接,板子出來的結(jié)果就是這樣了。
- }: A* i0 w& O- c# B* O' T" e
. d; ]3 t. J+ b" D/ o好吧,其實問題已經(jīng)弄清楚了,最后我們再通過仿真來證明下有接端接和沒接端接情況下,信號質(zhì)量到底能有多大的差異。
* w* x2 u' B# h( I/ S; c* D0 T. v4 N; R( i/ M
經(jīng)過仿真后,波形結(jié)果的確也能很好的和測試情況相對應。
/ T( f, D) _1 D: K" i: `; j: X
2 D! D* S5 c- h4 Q! }3 o. O- d這種沒端接的情況,不要說2400M速率跑不上去,哪怕是降一半頻率,1200M也是妥妥的…有問題!
. t& O. H- f, F6 E& ]: c" c: g; N# [8 B' y. m: O2 c
最后我們的PCB工程師也找到了這個原理圖的問題,并而把高速先生的結(jié)論告訴了客戶。
2 f! J# W0 K% S% R+ a
* n" o; { `% s- n這個時候,希望高速先生快速定位到問題會給客戶帶來一絲絲安慰和后續(xù)能快速的進行改板,這個原理圖出錯導致加工出來的DDR系統(tǒng)完全不能啟動的案例,希望能給大家在方案設計上有所思考哈。7 y# S, N+ ?6 R4 b
|