電子產(chǎn)業(yè)一站式賦能平臺(tái)

PCB聯(lián)盟網(wǎng)

搜索
查看: 1592|回復(fù): 0
收起左側(cè)

如何才能保證PCB的高性能設(shè)計(jì)

[復(fù)制鏈接]

171

主題

281

帖子

2053

積分

三級(jí)會(huì)員

Rank: 3Rank: 3

積分
2053
跳轉(zhuǎn)到指定樓層
樓主
發(fā)表于 2019-11-8 16:14:21 | 只看該作者 回帖獎(jiǎng)勵(lì) |倒序?yàn)g覽 |閱讀模式
    隨著電子、通信技術(shù)的飛速發(fā)展,今天的pcb設(shè)計(jì)面臨的已經(jīng)是與以往截然不同的、全新的挑戰(zhàn)。主要表現(xiàn)在以下幾個(gè)方面:" P- n7 \& _- Q, S5 `0 V: U" i

* i6 A3 u# H* d) S    1、信號(hào)邊緣速率越來越快,片內(nèi)和片外時(shí)鐘速率越來越高,現(xiàn)在的時(shí)鐘頻率不再是過去的幾兆了,上百兆上千兆的時(shí)鐘在單板上越來越普遍。由于芯片工藝的飛速發(fā)展,信號(hào)的邊沿速率也是越來越快,目前信號(hào)的上升沿都在1ns左右。這樣就會(huì)導(dǎo)致系統(tǒng)和板級(jí)SI、emc問題更加突出;
  k; o4 k$ K0 a' g/ z4 `+ s* L+ |
1 W* r/ S& d! `- V3 C9 C    2、電路的集成規(guī)模越來越大,I/O數(shù)越來越多,使得單板互連密度不斷加大;由于功能的越來越強(qiáng)大,電路的集成度越來越高。芯片的加工工藝水平也越來越高。過去的DIP封裝在現(xiàn)在的單板上幾乎銷聲匿跡了,小間距的BGA、QFP成為芯片的主流封裝。這樣使得PCB設(shè)計(jì)的密度也就隨之加大。
2 P7 q- a" m, d
( p. O0 ?3 f, X! }  l    3、產(chǎn)品研發(fā)以及推向市場(chǎng)的時(shí)間不斷減少,使得我們必須面臨一次性設(shè)計(jì)成功的嚴(yán)峻挑戰(zhàn);時(shí)間就是成本,時(shí)間就是金錢。在電子產(chǎn)品這樣更新?lián)Q代特別快的領(lǐng)域,產(chǎn)品面世早一天,他的利潤(rùn)機(jī)會(huì)窗就會(huì)大很多。0 g2 H5 r# G& ^, A0 O
- v( f: n9 V1 m( j0 o, u: f
    4、由于PCB是產(chǎn)品實(shí)現(xiàn)的物理載體。在高速電路中,PCB質(zhì)量的好壞之間關(guān)系到產(chǎn)品的功能和性能。同樣的器件和連接,不同的PCB載體,他們的結(jié)果是不同的。
6 D9 L. F. V9 d4 o$ q8 _
2 G" @0 P# _1 p7 h3 P! a  c! b    所以,現(xiàn)在設(shè)計(jì)的流程已經(jīng)在慢慢的轉(zhuǎn)變了。以前設(shè)計(jì)中邏輯功能的設(shè)計(jì)往往占了硬件開發(fā)設(shè)計(jì)的80%以上,但現(xiàn)在這個(gè)比例一直在下降,在目前硬件設(shè)計(jì)中邏輯功能設(shè)計(jì)方面的只占到50%,有關(guān)PCB設(shè)計(jì)部分則也占據(jù)了50%的時(shí)間。專家預(yù)計(jì)在將來的設(shè)計(jì)中,硬件的邏輯功能開銷要越來越小,而開發(fā)設(shè)計(jì)規(guī)則等高速PCB設(shè)計(jì)方面的開銷將達(dá)到80%甚至更高。5 R$ Q3 \# B* y/ }

$ t' Y& T( m5 I) F- L- g. a    所有的這些只是說明,PCB設(shè)計(jì)將是現(xiàn)在和未來設(shè)計(jì)中的重點(diǎn),也是難點(diǎn)。2 ^% i# n& d) h* s* [/ k5 O
" G) P9 P: P( f
    通常,我們的PCB設(shè)計(jì)中主要關(guān)注以下幾點(diǎn):+ K5 e* i: c9 I: p
( B: p2 r: u" i( S5 ?* M' P7 o
    1、功能的實(shí)現(xiàn). u0 v3 G7 ~5 \' Y6 g& C/ J
8 d" D4 P% J! ^+ O% H. ]
    2、性能的穩(wěn)定3 c8 Z0 H% _* ^9 ]4 ~/ K# F

; c2 [. B* u/ s, x  z    3、加工的簡(jiǎn)易3 X! {/ v9 |) p( f) c: N

, u1 h: J. t, [# |7 Z  R  K! {! r2 x    4、單板的美觀
  Z8 v4 w, |4 X6 `" K5 z4 ?  R+ o* a( u7 O
    功能的實(shí)現(xiàn)是我們PCB的第一步。在過去的設(shè)計(jì)中由于信號(hào)邊沿的速率和時(shí)鐘頻率比較低,只要邏輯的連接沒有錯(cuò)誤,物理連接的好壞不會(huì)影響到使用的性能。但這樣的觀點(diǎn)在現(xiàn)在的設(shè)計(jì)中是不使用的。有一個(gè)例子可以很好的表明這一點(diǎn):
, {( C# ?2 [$ D) u: g6 q- z5 ^1 X
+ v6 P% X' y3 E* A1 s% w2 @- X. g8 M    美國一家著名的影象探測(cè)系統(tǒng)制造商的電路板設(shè)計(jì)師們最近碰到一件奇特的事:一個(gè)7年前就已經(jīng)成功設(shè)計(jì)、制造并且上市的產(chǎn)品,一直以來都能夠非常穩(wěn)定可靠地工作,而最近從生產(chǎn)線上下線的產(chǎn)品卻出現(xiàn)了問題,產(chǎn)品不能正常運(yùn)行。/ ?. ~- A& C1 X4 p- f

. M1 z1 ]0 }' q    所以,邏輯的真確連接也不能使功能真確實(shí)現(xiàn)。物理連接的好壞也是功能實(shí)現(xiàn)的主要條件。$ D$ v; ^" ?$ U' a" e* I. O

; u5 _- ~! K- F. S    性能的保證就靠PCB的設(shè)計(jì)了,這個(gè)觀點(diǎn)大家都有體會(huì)。同樣的邏輯連接,同樣的器件,不同的PCB他們的性能測(cè)試結(jié)果就不同。好的設(shè)計(jì)不光產(chǎn)品穩(wěn)定性高,而且可以通過各種要求苛刻的測(cè)試。但不理想的設(shè)計(jì)就不可能達(dá)到這樣的效果。在一些低端產(chǎn)品中,很多廠家使用的芯片組是相同的,邏輯連接也是相似的。唯一的不同就是各自的PCB設(shè)計(jì)水平的高低,產(chǎn)品的差異性主要就是體現(xiàn)在PCB的設(shè)計(jì)上了。
, N6 w; j& _9 S2 R3 b6 Q$ j$ l! W1 ?. `
    加工的簡(jiǎn)易程度也是PCB設(shè)計(jì)好壞的一個(gè)重要指標(biāo)。好的PCB設(shè)計(jì)是方便加工,維護(hù),測(cè)試、制造的。PCB的好壞不僅和PCB加工廠家,smt廠家的生產(chǎn)效率有關(guān),還和我們測(cè)試、調(diào)試方便息息相關(guān)。* a4 j3 j$ n$ p# w7 S
6 L  ]* H6 I; g: y
    美觀大方也是PCB設(shè)計(jì)的一個(gè)要素。整體的美觀和大氣,使人看到就覺得舒服。PCB也是一件工藝品。好的PCB會(huì)讓人駐足留戀的。- A/ A' z8 a* w! w  Y$ V

8 N3 |3 r. v) f: N9 _6 R+ n    PCB設(shè)計(jì)是一門綜合性的學(xué)科,是質(zhì)量、成本、時(shí)間等多方面相互協(xié)調(diào)的產(chǎn)物。在PCB設(shè)計(jì)中沒有最好,只有更好?傊,高速PCB的設(shè)計(jì)是今天系統(tǒng)設(shè)計(jì)領(lǐng)域面臨的嚴(yán)肅挑戰(zhàn),無論是設(shè)計(jì)方法、設(shè)計(jì)工具、還是設(shè)計(jì)隊(duì)伍的構(gòu)成以及工程師的設(shè)計(jì)思路,都需要積極認(rèn)真地去應(yīng)對(duì)。4 V8 r* H+ \" E9 t9 A& n
  U) Y/ B" _1 u# h% `
以上是中信華PCB(www.zxhgroup.com)分享的PCB知識(shí)百科,希望對(duì)您有幫助!謝謝關(guān)注點(diǎn)贊!公眾號(hào):中信華集團(tuán)

發(fā)表回復(fù)

本版積分規(guī)則

關(guān)閉

站長(zhǎng)推薦上一條 /1 下一條


聯(lián)系客服 關(guān)注微信 下載APP 返回頂部 返回列表