Cadence allegro 16.6 3D pcb設(shè)計圖文教程,千呼萬喚,Allegro終于也可以做3D設(shè)計了,雖然比較簡單,但是總之還不錯近年以來Cadence公司在不斷的加強 PCB Editor三維的顯示能力,可以幫助PCB工程師更直觀進行PCB設(shè)計。 一、 準備工作 1、 軟件版本要求 本操作是針對Allegro 16.62 (SHF2)及以上版本軟件。 2、 3D模型來源 可預(yù)先到專業(yè)的3d Step 模型下載網(wǎng)站上下載相應(yīng)的3d模型。 如:http://www.3dcontentcentral.cn/。搜索你想要的器件3D模型,此處還是以0603為例。 " ?) R, l) D6 J4 [; W
選擇需要的模型下載,下載格式選擇.step格式的
/ c) R7 U( \- U0 a: Q8 g: M- @% @) o! U% U' A8 l4 j6 I+ z5 E6 n
二、 設(shè)置及顯示 1、 首先要對使用環(huán)境進行設(shè)置 1) env文件設(shè)置。路徑在:Cadence\SPB_16.6\share\pcb\text\env,打開,查看是否有設(shè)置set step_unsupported_prototype 1,如果沒有,就在文件中加上。 2) Step模型路徑設(shè)置。如下圖示:
2 ]+ N- l1 h7 x5 u4 Z, k# o; F3 ?; ^1、 設(shè)置PCB中的元器件與3D模型匹配 1)進入匹配界面。如下圖示:
5 o0 L3 w z) i% D! z
0 w& D; e" {5 R1)匹配設(shè)置。
! S8 O3 {7 _7 ~" B- X+ I0 ~. C, ^% D
! T; P% n" j5 ?8 R" R: p分別在上圖示位置選擇需要顯示3d效果的器件進行匹配,對各參數(shù)進行設(shè)置以達到理想效果。設(shè)置好后 點擊Save進行保存。然后可點擊Report進行查看匹配結(jié)果。如下圖示:
( e* N; G3 b5 s. ~1、顯示設(shè)置。 1)顯示之前必須把相應(yīng)的層打開。 PACKAGE GEOMETRY/PLACE_BOUND_TOP PACKAGE GEOMETRY/PLACE_BOUND_BOTTOM MANUFACTURING/STEP3D_ASSEMBLY_ENCLOSURE 2)設(shè)置3d顯示查看效果。 % @+ ?/ T# I- \( }) D2 C
8 ]" A& N2 ]; O( i2 v, F+ z1 C2 L6 t: V0 f, ]
教程下載地址:, T7 T" @* [0 R& i8 g
~2 h: a. ]* k) n! C( r1 ^; K$ b0 z0 O
$ ?3 O$ V, b |# ? |