|
蛇形線是layout中經(jīng)常使用的一類走線方式。其主要目的就是為了調(diào)節(jié)延時,滿足系統(tǒng)時序設(shè)計(jì)要求。設(shè)計(jì)者首先要有這樣的認(rèn)識:蛇形線會破壞信號質(zhì)量,改變傳輸延時,布線時要盡量避免使用。但實(shí)際設(shè)計(jì)中,為了保證信號有足夠的保持時間,或者減小同組信號之間的時間偏移,往往不得不故意進(jìn)行繞線。
4 B: V4 Q) x: u9 `/ h6 y0 {
0 {$ d$ U7 b s6 C8 r. B2 h 那么,蛇形線對信號傳輸有什么影響呢?走線時要注意些什么呢?其中最關(guān)鍵的兩個參數(shù)就是平行耦合長度(Lp)和耦合距離(S),如圖1-8-21所示。很明顯,信號在蛇形走線上傳輸時,相互平行的線段之間會發(fā)生耦合,呈差模形式,S越小,Lp越大,則耦合程度也越大。可能會導(dǎo)致傳輸延時減小,以及由于串?dāng)_而大大降低信號的質(zhì)量,其機(jī)理可以參考第三章對共模和差模串?dāng)_的分析。
0 R8 {& d8 f) E3 U( f( @, \
+ ^$ ^7 {4 D, Y4 {* r ! v3 E/ q) v( I* [
: e* B z4 r2 @ R
1 O3 w% L3 `) N' [下面是給Layout工程師處理蛇形線時的幾點(diǎn)建議:
+ w" J( e' B, ]1.盡量增加平行線段的距離(S),至少大于3H,H指信號走線到參考平面的距離。通俗的說就是繞大彎走線,只要S足夠大,就幾乎能完全避免相互的耦合效應(yīng)。9 z) u7 P( e+ |' W5 I; u
2.減小耦合長度Lp,當(dāng)兩倍的Lp延時接近或超過信號上升時間時,產(chǎn)生的串?dāng)_將達(dá)到飽和。
. ]6 ~2 B, ~& i& \9 D. z3. 帶狀線(Strip-Line)或者埋式微帶線(Embedded Micro-strip)的蛇形線引起的信號傳輸延時小于微帶走線(Micro-strip)。理論上,帶狀線不會因?yàn)椴钅4當(dāng)_影響傳輸速率。/ L, p& l7 | a5 [# S' ^" J
4.高速以及對時序要求較為嚴(yán)格的信號線,盡量不要走蛇形線,尤其不能在小范圍內(nèi)蜿蜒走線。
* F8 t8 a8 q; T' B4 a4 Q3 Y0 R5.可以經(jīng)常采用任意角度的蛇形走線,如圖1-8-20中的C結(jié)構(gòu),能有效的減少相互間的耦合。, P, M. Q* Y, L, E+ @* d$ @
6. 高速PCB 設(shè)計(jì)中,蛇形線沒有所謂濾波或抗干擾的能力,只可能降低信號質(zhì)量,所以只作時序匹配之用而無其它目的。8 o) ^5 O2 c& ]; [% E1 @: |
7.有時可以考慮螺旋走線的方式進(jìn)行繞線,仿真表明,其效果要優(yōu)于正常的蛇形走線。
N/ w& \' Q: ]
. X- N& j. K( W; l% O# U! @ |
本帖子中包含更多資源
您需要 登錄 才可以下載或查看,沒有賬號?立即注冊
x
|