Cadence allegro 16.6 3D pcb設(shè)計(jì)圖文教程,千呼萬(wàn)喚,Allegro終于也可以做3D設(shè)計(jì)了,雖然比較簡(jiǎn)單,但是總之還不錯(cuò)近年以來(lái)Cadence公司在不斷的加強(qiáng) PCB Editor三維的顯示能力,可以幫助PCB工程師更直觀進(jìn)行PCB設(shè)計(jì)。 一、 準(zhǔn)備工作 1、 軟件版本要求 本操作是針對(duì)Allegro 16.62 (SHF2)及以上版本軟件。 2、 3D模型來(lái)源 可預(yù)先到專業(yè)的3d Step 模型下載網(wǎng)站上下載相應(yīng)的3d模型。 如:http://www.3dcontentcentral.cn/。搜索你想要的器件3D模型,此處還是以0603為例。 , `/ y6 I" b+ V$ d6 }# M& `
選擇需要的模型下載,下載格式選擇.step格式的
[6 ~# e: b5 f- o' d
1 u O1 f7 P) ~二、 設(shè)置及顯示 1、 首先要對(duì)使用環(huán)境進(jìn)行設(shè)置 1) env文件設(shè)置。路徑在:Cadence\SPB_16.6\share\pcb\text\env,打開(kāi),查看是否有設(shè)置set step_unsupported_prototype 1,如果沒(méi)有,就在文件中加上。 2) Step模型路徑設(shè)置。如下圖示: $ T3 r6 u9 C1 F9 \# ^& j0 h
1、 設(shè)置PCB中的元器件與3D模型匹配 1)進(jìn)入匹配界面。如下圖示:
9 c" {6 s# } i: I1 t# D) H6 V+ }2 `
1)匹配設(shè)置。% l) ^4 i9 Y x+ S: n
# V! s* L! k- ?% k+ u8 z分別在上圖示位置選擇需要顯示3d效果的器件進(jìn)行匹配,對(duì)各參數(shù)進(jìn)行設(shè)置以達(dá)到理想效果。設(shè)置好后 點(diǎn)擊Save進(jìn)行保存。然后可點(diǎn)擊Report進(jìn)行查看匹配結(jié)果。如下圖示: ) J' }1 M! @& ?0 C
1、顯示設(shè)置。 1)顯示之前必須把相應(yīng)的層打開(kāi)。 PACKAGE GEOMETRY/PLACE_BOUND_TOP PACKAGE GEOMETRY/PLACE_BOUND_BOTTOM MANUFACTURING/STEP3D_ASSEMBLY_ENCLOSURE 2)設(shè)置3d顯示查看效果。 ) T1 r: W5 }, B* p
0 {1 o \" W1 k. M5 O6 b) x6 r+ C2 [( @/ P
) r3 B$ C3 ?' B" [% z# z5 v1 t5 N5 l教程下載地址:. k. H9 i- T9 z, X8 v# ^8 D
游客,如果您要查看本帖隱藏內(nèi)容請(qǐng) 回復(fù) + \1 J* r* W- [) P
/ s3 d# X: A& \
0 ?3 F0 S3 `8 {$ X I7 f, ? |