|
引言& X" u/ |) j! u# z7 _
半導(dǎo)體行業(yè)不斷發(fā)展,不斷推動芯片設(shè)計(jì)和制造的邊界。隨著逐漸接近傳統(tǒng)平面縮放的極限,先進(jìn)封裝技術(shù)正成為持續(xù)提升性能的關(guān)鍵推動力。在這些技術(shù)中,3.5D封裝作為當(dāng)前2.5D解決方案和完全3D集成之間的折中方案,正在獲得廣泛關(guān)注。本文將探討3.5D封裝的概念、優(yōu)勢、挑戰(zhàn)以及對半導(dǎo)體設(shè)計(jì)未來的潛在影響[1]。' d9 i( ^4 k' E' Q
/ P+ Y- z1 \6 |2 r" S' ]% k
什么是3.5D封裝?
1 r- }; d2 H9 ^+ c3.5D封裝是一種結(jié)合了2.5D和3D集成技術(shù)元素的混合方法。在3.5D配置中,邏輯chiplet垂直堆疊,然后與其他組件一起鍵合到共享基板上。這種方法在廣泛采用的2.5D技術(shù)和更復(fù)雜的完全3D-IC之間提供了一個(gè)中間地帶,而業(yè)界已經(jīng)努力將后者商業(yè)化近十年。
: ^& L- a& `: M+ e
2 i- r, p% S& N% f! s( {9 X3 D
i2w2bbjpjyk6409030302.png (211.54 KB, 下載次數(shù): 4)
下載附件
保存到相冊
i2w2bbjpjyk6409030302.png
2024-9-27 01:17 上傳
0 ^1 x3 Q, F& ]7 l7 @圖1:三星的異構(gòu)集成路線圖,展示了封裝技術(shù)的演變。(來源:三星代工廠)- c( Y" j5 O- O$ g' q
/ h8 @/ q5 n& o) L, z$ j
3.5D封裝的主要優(yōu)勢熱管理:通過在組件之間創(chuàng)建物理分隔,3.5D封裝有效解決了困擾更密集3D配置的熱耗散和噪聲問題。增加SRAM集成:由于SRAM縮放落后于數(shù)字晶體管縮放,3.5D允許通過垂直堆疊chiplet將更多SRAM添加到高速設(shè)計(jì)中。這對于維持處理器緩存性能非常重要。改善信號傳輸:減薄處理元件和內(nèi)存之間的接口縮短了信號需要傳輸?shù)木嚯x,與平面實(shí)現(xiàn)相比顯著提高了處理速度。靈活性和可擴(kuò)展性:3.5D組件提供了更大的靈活性來添加額外的處理器核心,并通過允許已知良好的裸片單獨(dú)制造和測試來實(shí)現(xiàn)更高的良率。異構(gòu)集成:這種方法使用不同制程節(jié)點(diǎn)制造的芯片可以組合在一起,優(yōu)化性能和成本。& j. m+ q, }3 f
[/ol]6 q v6 W# t3 w% d4 y$ t4 y
1 z9 T( K& v8 C% W9 W
a2vsyqkd55p6409030402.jpg (102.77 KB, 下載次數(shù): 4)
下載附件
保存到相冊
a2vsyqkd55p6409030402.jpg
2024-9-27 01:17 上傳
/ ?* {3 m$ d, @3 c! s' |+ t
圖2:英特爾的3.5D封裝模型,展示了使用硅橋進(jìn)行芯片間互連的方式。(來源:英特爾)
3 [/ Z. L) d+ v
# S9 ?) r& q. K' z! `" k6 \( K實(shí)施策略
! k( Q8 }( ]! Y3 T/ i7 j' G0 w最常見的3.5D配置涉及將處理器堆疊在SRAM上。這種安排簡化了冷卻,因?yàn)楦呃寐侍幚碓a(chǎn)生的熱量可以通過散熱器或液體冷卻來移除。減薄的基板允許信號傳輸更短的距離,減少了處理器和內(nèi)存之間數(shù)據(jù)移動的功耗。% D2 F! E3 Z; j5 [" V
! r9 c3 v7 \6 B, {
有趣的是,SRAM不一定需要與先進(jìn)處理器處于相同的制程節(jié)點(diǎn)。這種靈活性有助于提高良率和可靠性。例如,三星提出了一個(gè)路線圖,顯示在不久的將來,2nm chiplet堆疊在4nm chiplet上,并計(jì)劃到2027年實(shí)現(xiàn)1.4nm chiplet堆疊在2nm chiplet上。2 N1 w3 _( o, @+ x4 ]* G2 ]9 j
1 N, N# c& S0 |% {6 H: s英特爾的3.5D技術(shù)方法涉及在帶有硅橋的基板上實(shí)現(xiàn)。這種方法以成本效益高的方式使用薄硅片來實(shí)現(xiàn)芯片間互連,包括堆疊芯片間互連。這種方法提供了硅密度和信號完整性性能的優(yōu)勢,而無需使用大型、昂貴的單片互連層。+ g# W1 E1 _4 a1 w7 e9 ]
8 F. X2 d' g E! B6 S
0wzyuf5ie5g6409030503.png (773.57 KB, 下載次數(shù): 4)
下載附件
保存到相冊
0wzyuf5ie5g6409030503.png
2024-9-27 01:17 上傳
' p( Y* _, d0 |1 _+ l! B3 E( D: [6 R
圖3:當(dāng)前互連層技術(shù)支持高I/O數(shù)量和精細(xì)間距。(來源:日月光集團(tuán)) X+ p, M2 P( b/ N) I N o
* o& U" O: J: j+ R2 R
挑戰(zhàn)和持續(xù)發(fā)展
7 ?- b6 e% E& D1 ?8 u6 `1 i3.5D封裝提供了眾多優(yōu)勢,但也面臨著挑戰(zhàn)。一些關(guān)鍵的持續(xù)發(fā)展領(lǐng)域包括:熱管理:盡管相比完全3D設(shè)計(jì)有所改善,但在3.5D組件中管理熱量仍然是一個(gè)重大挑戰(zhàn)。業(yè)界正在探索各種冷卻解決方案,包括浸沒式冷卻、局部液體冷卻和蒸汽室。互連技術(shù):隨著我們推動更高的密度,業(yè)界正在向更精細(xì)的凸點(diǎn)間距解決方案和混合鍵合技術(shù)發(fā)展。目標(biāo)是實(shí)現(xiàn)25到20微米的凸點(diǎn)間距,混合鍵合可能實(shí)現(xiàn)小于10微米的間距。共面性:在數(shù)千個(gè)微凸點(diǎn)上實(shí)現(xiàn)所需的平整度水平對傳統(tǒng)鍵合方法是一個(gè)重大挑戰(zhàn)。這正推動人們對混合鍵合等替代方法產(chǎn)生興趣。時(shí)序收斂:隨著在3.5D配置中添加更多元素,確保信號在正確的時(shí)間到達(dá)正確的位置變得越來越復(fù)雜。這需要復(fù)雜的熱感知和IR感知時(shí)序分析。數(shù)據(jù)管理:設(shè)計(jì)和分析這些復(fù)雜系統(tǒng)所涉及的數(shù)據(jù)量正在爆炸性增長。有效處理這些數(shù)據(jù)并減少模擬和分析運(yùn)行時(shí)間是一個(gè)主要關(guān)注領(lǐng)域。組裝復(fù)雜性:物理組裝這些器件涉及管理具有不同厚度和熱膨脹系數(shù)的各種裸片的熱、電和機(jī)械連接。這需要進(jìn)行密集的熱機(jī)械認(rèn)證工作。) |( w4 E2 _- I
[/ol]
0 t& N" q* l) F. T( d, @' [2 o: X/ @$ R" q; ~% ]
kfflzxevx2g6409030603.png (129.88 KB, 下載次數(shù): 5)
下載附件
保存到相冊
kfflzxevx2g6409030603.png
2024-9-27 01:17 上傳
" X. f: I9 R- D! k8 y圖4:先進(jìn)封裝路線圖,說明互連技術(shù)的演變。(來源:安靠科技)) E' ~6 p8 X/ t+ h( I' P( n" I
' J+ Y; h) t: \* }商業(yè)化的道路
u$ C, z5 M5 H6 }, h! r9 \3.5D封裝的最終目標(biāo)是實(shí)現(xiàn)芯片設(shè)計(jì)的"即插即用"方法,設(shè)計(jì)者可以從菜單中選擇chiplet,并迅速將連接到經(jīng)過驗(yàn)證的架構(gòu)中。雖然這一愿景可能需要數(shù)年時(shí)間才能完全實(shí)現(xiàn),但可能在未來幾年內(nèi)看到商用chiplet出現(xiàn)在先進(jìn)設(shè)計(jì)中,從高帶寬內(nèi)存與定制處理器堆疊開始。' n0 v1 n) u0 S/ T; G8 G3 L& }
6 ~: `# n* \0 j4 {
實(shí)現(xiàn)這一愿景需要在幾個(gè)關(guān)鍵領(lǐng)域取得進(jìn)展:EDA工具:電子設(shè)計(jì)自動化(EDA)工具需要發(fā)展以處理3.5D設(shè)計(jì)的復(fù)雜性。這包括同時(shí)考慮熱、信號完整性和功率完整性問題,以及改善IC設(shè)計(jì)師和封裝專家之間的協(xié)作。工藝/組裝設(shè)計(jì)套件:3.5D工藝和組裝的標(biāo)準(zhǔn)化設(shè)計(jì)套件非常重要。這些可能會在代工廠和外包半導(dǎo)體組裝和測試(OSAT)提供商之間分配。標(biāo)準(zhǔn)化:為可以預(yù)先構(gòu)建和預(yù)先測試的內(nèi)容設(shè)置現(xiàn)實(shí)的參數(shù)將是提高組裝速度和便利性的關(guān)鍵。像UCIe(通用chiplet互連快車)這樣的行業(yè)標(biāo)準(zhǔn)就是朝這個(gè)方向邁出的步伐。工藝一致性:確保3.5D組裝各個(gè)步驟的工藝一致性非常重要。這需要為每個(gè)工藝步驟定義可接受的輸出,并開發(fā)實(shí)時(shí)優(yōu)化配方的方法,以保持結(jié)果在所需范圍內(nèi)。
( E% Y9 o$ P) z. O( o. S[/ol]
$ C7 u2 w: a5 g' p6 k結(jié)論
$ M D, o) c! |# w: b' a; P2 S" ]3.5D封裝代表了半導(dǎo)體集成的重要進(jìn)步,在3D-IC的性能優(yōu)勢和當(dāng)前2.5D解決方案的實(shí)用性之間提供了平衡。隨著業(yè)界趨向于這種方法,可以期待在設(shè)計(jì)工具、制造工藝和標(biāo)準(zhǔn)化努力方面的快速發(fā)展。7 x6 r1 w$ s& _2 v
8 }4 r$ o& d9 a7 `在熱管理和互連技術(shù)等領(lǐng)域仍然存在挑戰(zhàn),但3.5D封裝的潛在優(yōu)勢正在推動大量投資和創(chuàng)新。隨著這些技術(shù)的成熟,有望在從高性能計(jì)算到人工智能等廣泛應(yīng)用中實(shí)現(xiàn)新的性能和功能水平。 n- X% u' c+ Q+ o: I- ?
1 Z. s- i8 y5 T1 u$ }/ K實(shí)現(xiàn)完全的3.5D封裝及其他更高集成的旅程將需要整個(gè)半導(dǎo)體生態(tài)系統(tǒng)的持續(xù)合作。從EDA供應(yīng)商到代工廠、OSAT和系統(tǒng)集成商,每個(gè)參與者在將這項(xiàng)技術(shù)推向市場方面都發(fā)揮著重要作用。隨著我們向前發(fā)展,3.5D封裝可能成為連接當(dāng)前技術(shù)與未來完全3D-IC的橋梁,開啟半導(dǎo)體創(chuàng)新的新時(shí)代。
! ~) K) W. W7 B) m& b/ [4 f1 w' M% g
參考文獻(xiàn)" r. p8 U- d6 F) G: P$ l
[1] E. Sperling, "3.5D: The Great Compromise," Semiconductor Engineering, Aug. 21, 2024.8 x' a6 M% p6 e
; @5 J. N5 N( p# @1 @9 J ?9 z$ T- END -1 m, f# H" j$ O E0 {# ^. `. M
) J5 W# H/ F4 ^7 ~ H9 U8 ]0 k8 {$ G軟件申請我們歡迎化合物/硅基光電子芯片的研究人員和工程師申請?bào)w驗(yàn)免費(fèi)版PIC Studio軟件。無論是研究還是商業(yè)應(yīng)用,PIC Studio都可提升您的工作效能。! G4 o' I& ]" k& w9 b% J* A
點(diǎn)擊左下角"閱讀原文"馬上申請& f& Y2 T: O" I( c7 }1 p y, l
+ v4 O9 M- P7 ^" v2 I$ |) s
歡迎轉(zhuǎn)載* l& A1 B8 E/ w$ D0 ~
, j+ \( X( B$ M9 m
轉(zhuǎn)載請注明出處,請勿修改內(nèi)容和刪除作者信息!
8 p; i- @/ F0 O/ }' n) m8 C' z0 t
- a1 n+ l4 u. p$ C5 c7 V! ~
& Q6 q) e1 s. |- l s! m
8 n/ x! d2 x8 |' {
yjdflpaftdp6409030703.gif (16.04 KB, 下載次數(shù): 4)
下載附件
保存到相冊
yjdflpaftdp6409030703.gif
2024-9-27 01:17 上傳
+ w( E n J4 w% F
6 G5 L' y6 f: a$ {( L( V
關(guān)注我們
; t; Q/ {0 p0 u% P: }- R4 C! S4 \- R/ p1 P" ]
0 g4 ]+ u; O2 V; u: H! F H
jahwqjvj41r6409030803.png (31.33 KB, 下載次數(shù): 4)
下載附件
保存到相冊
jahwqjvj41r6409030803.png
2024-9-27 01:17 上傳
5 M9 U: T+ y: ^5 s |
' `- T1 e) y7 Y( {; H( J; }" P5 S
hw2qwxsikcf6409030903.png (82.79 KB, 下載次數(shù): 5)
下載附件
保存到相冊
hw2qwxsikcf6409030903.png
2024-9-27 01:17 上傳
9 l3 n8 _! u, Z8 j% ^& d
| ) x$ ^! @2 k$ k9 U4 g% K- m
3jdymisez4g6409031003.png (21.52 KB, 下載次數(shù): 3)
下載附件
保存到相冊
3jdymisez4g6409031003.png
2024-9-27 01:17 上傳
% G0 e( l, x: }- S& ^ |
& U6 ~+ Q. N3 K0 x( Q. U5 m
8 d2 E L) U: `5 E) Z' y
4 Q B6 Z5 K% y Y
7 Y0 y: Y: B8 o7 s/ N; F+ L7 c0 C! I0 v. u" `+ D; W' U
6 l2 t b0 ^0 A7 H
# g* O/ j4 S4 v3 ^關(guān)于我們:6 A6 t* G2 n0 g7 A* S% g U2 R
深圳逍遙科技有限公司(Latitude Design Automation Inc.)是一家專注于半導(dǎo)體芯片設(shè)計(jì)自動化(EDA)的高科技軟件公司。我們自主開發(fā)特色工藝芯片設(shè)計(jì)和仿真軟件,提供成熟的設(shè)計(jì)解決方案如PIC Studio、MEMS Studio和Meta Studio,分別針對光電芯片、微機(jī)電系統(tǒng)、超透鏡的設(shè)計(jì)與仿真。我們提供特色工藝的半導(dǎo)體芯片集成電路版圖、IP和PDK工程服務(wù),廣泛服務(wù)于光通訊、光計(jì)算、光量子通信和微納光子器件領(lǐng)域的頭部客戶。逍遙科技與國內(nèi)外晶圓代工廠及硅光/MEMS中試線合作,推動特色工藝半導(dǎo)體產(chǎn)業(yè)鏈發(fā)展,致力于為客戶提供前沿技術(shù)與服務(wù)。
6 D. V- ?& F8 \
- r: ]. j* }. `' h" {) P6 @: Shttp://www.latitudeda.com/
3 a, i/ Y! B+ A' c(點(diǎn)擊上方名片關(guān)注我們,發(fā)現(xiàn)更多精彩內(nèi)容) |
|